???item.export.label??? ???item.export.type.endnote??? ???item.export.type.bibtex???

Please use this identifier to cite or link to this item: https://tede.ufam.edu.br/handle/tede/9230
Full metadata record
DC FieldValueLanguage
dc.creatorJanuário, Francisco de Assis Pereira-
dc.creator.Latteshttp://lattes.cnpq.br/5322203207556538eng
dc.contributor.advisor1Carvalho, José Reginaldo Hughes-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/3161958119304780eng
dc.contributor.referee1Collona, Juan Gabriel-
dc.contributor.referee2Barreto, Raimundo da Silva-
dc.contributor.referee2Latteshttp://lattes.cnpq.br/1132672107627968eng
dc.contributor.referee3Bezerra, Thiago Brito-
dc.contributor.referee3Latteshttp://lattes.cnpq.br/6915300464157124eng
dc.contributor.referee4Pinagé, Frederico da Silva-
dc.contributor.referee4Latteshttp://lattes.cnpq.br/7649322096353511eng
dc.date.issued2022-11-17-
dc.identifier.citationJANUÁRIO, Francisco de Assis Pereira. ReSNN-DCT: Metodologia para redução de Rede Neural Spiking utilizando Transformada de Cossenos Discreta e Emparelhamento Elegante. 2022. 113 f. Tese (Doutorado em Informática) - Universidade Federal do Amazonas, Manaus (AM), 2022.eng
dc.identifier.urihttps://tede.ufam.edu.br/handle/tede/9230-
dc.description.resumoNos últimos anos, o uso de aplicativos de redes neurais artificiais para realizar classificação de objetos e previsão de eventos tem aumentado, principalmente a partir de pesquisas sobre técnicas de deep learning executadas em hardware como GPU e FPGA. O interesse no uso de redes neurais se estende aos sistemas embarcados devido ao desenvolvimento de aplicações em dispositivos móveis inteligentes, como celulares, drones, carros autônomos e robôs industriais. Mas, quando se trata de sistemas embarcados, os limites do hardware devem ser observados, como memória e consumo de energia, pois impactam de forma significativa no processamento de uma rede neural profunda. Neste trabalho, foi realizada uma pesquisa sobre o estado da arte das arquiteturas de redes neurais artificiais, implementadas em hardware, observando os aspectos limitadores como desempenho, escalabilidade ou eficiência energética. A partir do estudo realizado, é proposta uma metodologia que permite reduzir uma rede neural spiking (SNN), aplicando a transformada de cossenos discreta (DCT) e o emparelhamento elegante. O modelo de Izhikevich foi usado como base para a arquitetura da rede neural spiking. Os resultados da simulação demonstram a eficácia da metodologia, mostrando a viabilidade de redução de sinapses, aplicando a transformada DCT, e de redução de neurônios das camadas intermediárias, utilizando a técnica de emparelhamento elegante dos coeficientes, e mantendo a acurácia da rede neural spiking. Os resultados também demonstram a contribuição da metodologia proposta para a escalabilidade da rede neural, com o aumento da capacidade de armazenamento dos coeficientes das camadas SNN.eng
dc.description.abstractIn recent years, the use of artificial neural network applications to perform object classification and event prediction has increased, mainly from research on deep learning techniques performed on hardware such as GPU and FPGA. Interest in the use of neural networks extends to embedded systems due to the development of applications in smart mobile devices, such as cell phones, drones, autonomous cars and industrial robots. But when it comes to embedded systems, hardware limits must be observed, such as memory and power consumption, as they significantly impact the processing of a deep neural network. In this work, a research was carried out on the state of the art of artificial neural network architectures, implemented in hardware, observing the limiting aspects such as performance, scalability or energy efficiency. From the study carried out, a methodology is proposed that allows to reduce a spiking neural network (SNN), applying the discrete cosine transform (DCT) and elegant pairing. The Izhikevich model was used as a basis for the spiking neural network architecture. The simulation results demonstrate the effectiveness of the methodology, showing the feasibility of reducing synapses, applying the DCT transform, and reducing neurons in the intermediate layers, using the elegant pairing technique of coefficients, and maintaining the accuracy of the spiking neural network. The results also demonstrate the contribution of the proposed methodology to the scalability of the neural network, with the increase in the storage capacity of the coefficients of the SNN layers.eng
dc.formatapplication/pdf*
dc.thumbnail.urlhttps://tede.ufam.edu.br/retrieve/61796/Tese_Francisco%20Januario_PPGI.pdf.jpg*
dc.languageporeng
dc.publisherUniversidade Federal do Amazonaseng
dc.publisher.departmentInstituto de Computaçãoeng
dc.publisher.countryBrasileng
dc.publisher.initialsUFAMeng
dc.publisher.programPrograma de Pós-graduação em Informáticaeng
dc.rightsAcesso Aberto-
dc.subjectRedes neurais (Computação)por
dc.subjectInteligência artificialpor
dc.subject.cnpqCIENCIAS EXATAS E DA TERRA: CIENCIA DA COMPUTACAOeng
dc.titleReSNN-DCT: Metodologia para redução de Rede Neural Spiking utilizando Transformada de Cossenos Discreta e Emparelhamento Eleganteeng
dc.typeTeseeng
dc.description.sugestaoPoderiam mudar o fluxo de depósito. Após o aluno realizar o depósito, a biblioteca avalia e verifica se precisa de ajustes conforme a ABNT. Se sim, é enviado ao aluno para corrigir. Somente os ajustes de formatação, a biblioteca envia para aprovação. Outro ponto é que a declaração deve ser enviado também para o PPG, pois este pede do aluno. Isso evita analise por 3 atores (aluno, PPG e biblioteca) toda vez que ocorrer mudança.eng
dc.contributor.advisor1orcidhttps://orcid.org/0000-0002-3828-7233eng
dc.creator.orcidhttps://orcid.org/0000-0003-3098-6379eng
dc.subject.userRedes Neurais em Hardwarepor
dc.subject.userRede Neural Spikingpor
dc.subject.userModelo Izhikevichpor
dc.subject.userTransformada de Cossenos Discreta (DCT)por
dc.subject.userEmparelhamento Elegantepor
Appears in Collections:Doutorado em Informática

Files in This Item:
File Description SizeFormat 
Tese_Francisco Januario_PPGI.pdf4.25 MBAdobe PDFThumbnail

Download/Open Preview


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.