???item.export.label??? ???item.export.type.endnote??? ???item.export.type.bibtex???

Please use this identifier to cite or link to this item: https://tede.ufam.edu.br/handle/tede/8644
???metadata.dc.type???: Dissertação
Title: Estudo de topologias de circuitos de controle para redução da degradação do sinal de saída do circuito de pixel 3T APS
???metadata.dc.creator???: Souza, Wariton Pereira de 
???metadata.dc.contributor.advisor1???: Cruz, Carlos Augusto de Moraes
???metadata.dc.contributor.referee1???: Lima, José Erick de Souza
???metadata.dc.contributor.referee2???: Bezerra, Thiago Brito
???metadata.dc.description.resumo???: Este trabalho apresenta um estudo sobre topologias de circuitos de controle para redução da degradação do sinal de saída do circuito de píxel 3T-APS (Sensor de Píxel Ativo de Três Transistores), devido à resistividade do transistor de reset que se localiza dentro do píxel. O trabalho é dividido em três cenários: estudo da descarga de um píxel utilizando fontes ideais de alimentação e de sinais de controle, estudo da descarga de um píxel utilizando circuitos eletrônicos transistorizados que geram os sinais de controle e circuitos divisores de tensão que geram níveis mínimos de referência e, por último, a apresentação de uma nova topologia de circuito de controle, incluindo avaliação e comparação da descarga do píxel da topologia proposta com a existente. Também serão investigados os possíveis efeitos deletérios que podem ocorrer devido à variação de temperatura incidente sobre o píxel, a qual se evidenciará por meio da ferramenta de Monte Carlo.
Abstract: This work presents a study on topologies of control circuits to reduce the degradation of the output signal of the 3T-APS pixel circuit (Active Three Sensor Transistors), due to the resistivity of the reset transistor that is located inside the pixel. The work is divided into three scenarios: studying the discharge of a pixel using ideal sources of power and control signals, studying the discharge of a pixel using transistorized electronic circuits that generate the control signals and voltage divider circuits that generate minimum levels reference and, finally, the presentation of a new control circuit topology, including evaluation and comparison of the pixel discharge of the proposed topology with the existing one. The possible deleterious effects that may occur due to the temperature variation on the pixel will also be investigated, as evidenced by the Monte Carlo tool.
???metadata.dc.subject.cnpq???: ENGENHARIAS: ENGENHARIA ELETRICA
???metadata.dc.subject.user???: Resistividade
Degradação
Circuitos de Controle de Píxel
Sinal de Controle ERDR
Language: por
???metadata.dc.publisher.country???: Brasil
Publisher: Universidade Federal do Amazonas
???metadata.dc.publisher.initials???: UFAM
???metadata.dc.publisher.department???: Faculdade de Tecnologia
???metadata.dc.publisher.program???: Programa de Pós-graduação em Engenharia Elétrica
Citation: Souza, Wariton Pereira de. Estudo de topologias de circuitos de controle para redução da degradação do sinal de saída do circuito de pixel 3T APS. 2020. 50 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Amazonas, Manaus (AM), 2020.
???metadata.dc.rights???: Acesso Aberto
???metadata.dc.rights.uri???: http://creativecommons.org/licenses/by-nc-nd/4.0/
URI: https://tede.ufam.edu.br/handle/tede/8644
Issue Date: 29-Dec-2020
Appears in Collections:Mestrado em Engenharia Elétrica

Files in This Item:
File Description SizeFormat 
DISS_WaritonSouza_PPGEE.pdf1.47 MBAdobe PDFThumbnail

Download/Open Preview


This item is licensed under a Creative Commons License Creative Commons